题目/Title:1.8 V 8 bit 200 MS/s折叠插值模数转换器设计
Design of 1.8 V 8 bit 200 MS/s folding and interpolation ADC
作者/Author:邹涌,李冬梅
Yong Zou,Dongmei Li
期刊/Journal:电子测量技术 Electronic Measurement Technology
年份/Issue Date:2009
卷(期)及页码/Volume(No.)&pages:Vol.32, No.6, pp. 27 - 30
摘要/Abstract:
设计了一种8 bit、200 MS/s的折叠插值模数转换器.为了提高电路速度,使用分布式采样保持电路处理输入信号,两级折叠电路提高电路的增益和带宽.插值电路使用电流插值,适合低压高速应用.仿真结果显示,在1.8 V工作电压、200 MHz时钟频率、0.18 tan CMOS工艺条件下,差分输入范围0.8 Vpp,SNDR为47.6 dB,功耗约110 mW.