题目/Title:高速高精度流水线模数转换器的设计
Design of High-Speed High-Resolution Pipelined ADC
作者/Author:蔡小波,李福乐
Xiaobo Cai,Fule Li
期刊/Journal:电子产品世界 Electronic Engineering & Product World
年份/Issue Date:2010.Sept.
卷(期)及页码/Volume(No.)&pages:pp. 25 - 31
摘要/Abstract:
本文给出了两版基于0.18um CMOS工艺的12位100MS/s 流水线ADC。第一版芯片由于版图设计不合理使得流水线第一级电路的参考电压比其它各级的参考电压偏小,ADC出现失码现象,文中对其原因做了行为级仿真验证;第二版芯片对参考电压模块的版图进行了修正,是第一版的改进版本。测试结果表明,修正后ADC的INL从原来的-5.0/+4.8LSB降低为-0.62/+0.46LSB,在2.41MHz输入,100MHz采样率下SNDR和SFDR分别从原来的57.9dB和68.9dBc提高到67.5dB和87.2