题目/Title:一种高线性度14位40 MS/s流水线A/D转换器
A High Linearity 14-Bit 40 MS/s Pipelined A/D Converter
作者/Author:王晋雄,刘力源,李冬梅
Jinxiong Wang,Liyuan Liu,Dongmei Li
期刊/Journal:微电子学 Microelectronics
年份/Issue Date:2010
卷(期)及页码/Volume(No.)&pages:Vol.40, No.6, pp. 765 - 773
摘要/Abstract:
设计了一个14位40 MHz、100 dB SFDR、1.8 V电源电压的流水线A/D转换器(ADC).采用增益自举密勒补偿两级运放,可在保证2 Vpp差分输出信号摆幅的前提下获得130dB的增益,有效地减小了运放有限增益的影响;同时,采用冗余位编码技术和动态比较器,降低了比较器失调电压的设计难度和功耗.该设计采用UMC 0.18 μm CMOS工艺,芯片面积为2mm×4 mm.仿真结果为:输入满幅单频9 MHz的正弦信号,可以达到100 dB SFDR和83.8 dBSNDR.