Location:Home > Publications > Papers
【Papers patents】

题目/Title:基于0.18 μm CMOS工艺8 bit/150 MHz折叠插值ADC
                        0.18 μm CMOS 8 bit/150 MHz Folding and Interpolation ADC

作者/Author:周蕾,李冬梅
                        Lei Zhou,Dongmei Li

期刊/Journal:半导体技术 Semiconductor Technology

年份/Issue Date:2007

卷(期)及页码/Volume(No.)&pages:Vol.32, No.6, pp. 524 - 527

摘要/Abstract:
折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低.提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换精度.应用此技术,设计了一款折叠插值A/D转换器,工作电压为3.3 V,采样时钟为150 MHz,并通过0.18μm CMOS工艺实现,版图总面积为0.22 mm2.

全文/Full text:PDF