【学生培养】
谢江相

个人简介

入学时间:2003

毕业时间:2006

学位:硕士

答辩日期:2006.12.28

指导教师:王志华 张春

培养单位:清华大学微电子学研究所

学位论文题目:视频流去块效应滤波算法的研究和硬件实现

摘要:
近10年来,随着网络视频流的快速发展和数字电视的日益推广,一方面推动了相应的多媒体视频的普及;另一方面促使了视频编码技术得到了迅速发展和广泛应用,并且日臻成熟。 在目前使用较多的视频流编解码标准中,H.264/AVC和AVS以更高的编码效率和压缩率在业界得到了广泛应用。H.264/AVC标准的压缩率大概是现有的MPEG-4的两倍,在小于1M带宽的条件下,H.264/AVC标准可达到DVD的成像质量,适于各种网络视频传输。AVS标准是支撑中国数字音视频产业发展的编解码标准,主要面向高清晰度和高质量数字电视广播、网络电视、数字存储媒体和其他相关应用,具有性能高、复杂度低、专利授权模式简单、费用低等特点。 在视频流编解码系统中,图像块的预测、补偿、变换、量化,反变换,反量化等都会带来块效应。因此,引入去块效应滤波系统可以很好消除块效应地影响, 平滑运动补偿、变换及量化产生的虚假边界,从而提高主观视觉效果。并且滤波后的帧用于后续帧的运动补偿预测,避免了由于虚假边界积累误差而导致的图像质量进一步降低。 本论文对视频流去块效应滤波算法进行了深入研究,对视频流解码器中的去块效应滤波系统提出了一种高效率低复杂度的VLSI硬件结构, 采用UMC0.18um CMOS工艺实现了针对H.264/AVC解码器的去块效应滤波算法;用FPGA对AVS解码器解码器的去块效应滤波算法的硬件结构进行了综合和验证。 根据仿真结果,用ASIC实现的H.264/AVC去块效应滤波系统能在工作频率100MHz时实现HDTV(1920×1080,29fps;1280×720,66fps)的实时滤波。用FPGA实现的AVS去块效应滤波系统在工作频率35MHz时即能实现HDTV(1920×1080,43fps)的实时滤波。