专利名称:高速时钟数据恢复电路中的时钟相位判断电路和判断方法
专利国别:中国
专利号:201210478209.X
法律状态:授权
发明人:胡世杰, 王自强, 黄柯, 郑旭强, 李福乐, 马轩, 俞坤治, 张春, 王志华
申请人:清华大学深圳研究生院
地址:518055 广东省深圳市南山区西丽大学城清华校区
申请日期:2012-11-22
授权日期:2015-10-14
摘要:
本发明公开了电路设计和数据传输技术领域中的一种高速串行接口接收端的时钟数据恢复电路中的时钟相位判断电路,包括第一鉴相器、第二鉴相器、第三鉴相器、第四鉴相器、第一投票单元、第二投票单元和第三投票单元。本发明先将两路高速信号解复用(Demux)成四路相对低速的信号,输入时钟相位判断电路。然后时钟相位判断电路中的鉴相器分别对这四路信号处理,判断出相应的early/late信息。最后时钟相位判断电路中的投票单元将这四组early/late信息进行投票,得出综合的early/late信息。时钟相位判断电路输出early信号表示采样时钟需要前移,输出late信号表示采样时钟需要后移,输出hold信号表示采样时钟不变。本发明提供的时钟相位判断电路不但使时钟数据恢复环路的带宽减小了一半,并且使数字模块速度降低了一半,设计简单、功耗低且占用面积小。
专利证书
PDF/Jpg